周子皓

台大電機系 學生

聯發科數位IC設計學程     NTU-110-1-019

大家好,我是周子皓。目前就讀台大電機系四年級。在大學四年的學習中接觸到許多程式語言,比如python和c++,並了解自己對於數位IC設計方面的興趣。在硬體設計,我除了修許多相關的課程之外,也有參與系上教授的專題。除了課堂中所學,我也有參加過很多系上活動,如電機之夜的串場劇主角,以及電機營的活動長,對於籌辦活動也有一定的了解。我相信我的經歷能夠對我未來得的實習,或是未來就業都能夠有十足的助益。

工作經歷

計算機結構 期末報告

在這次的期末報告中,我們必須完成一個single cycle的RISC-V處理器,首先要先對指令進行解碼,之後在根據解碼之後的成果判斷需要執行何種操作並將這些操作實作出來。在這次的期末報告中,除了要能夠正確的模擬我們需要的結果,我們還必須妥善運用資源,使得空間以及運算頻率達到最佳化。

Sep 2020 - Jan 2021

積體電路設計 期末報告

在這次的期末報告中,我們必須完成一個影像處理器。主要是根據影像中每個區域內的原先的像素值以及指令的不同來改變像素值。除此之外,我們也需要完成電路的合成以及繞線,除了讓我對於整個硬體設計的流程有更進一步的認識外,也讓我更加了解到一些影像處理的基本知識。

Sep 2020 - Jan 2021

數位電路實驗 期末報告

在這次的期末報告中,我們利用FPGA以及相機模組來完成一個手寫計算機。除了利用CNN作為數字辨識工具外,也利用了一些簡單的影像處理的技巧來對算式進行切割。這個計算機能夠處理加減乘除的四則運算。

Sep 2020 - Jan 2021

專題研究-大三下 Ising Model 的硬體加速

在大三下的專題,我設計了一個Ising Model的硬體加速器。Ising Model作為模擬鐵磁性平面的模型,需要龐大的計算量以及隨機數的生成,除了利用LFSR作為偽隨機數的生成器外,我還利用了SRAM儲存磁偶極的資訊。最後與利用軟體模擬運行速度比較可以達到100倍的加速。

Sep 2020 - Jan 2021

專題研究-大四上 AI 加速電路的設計

這次的專題中主要是研究乘加器的加速電路。在現在的AI當中,乘加運算是最基本也最重要的,因此設計一個有效率的乘加器也是必須的。在這個專題中,除了實作一個SD4的pipeline乘加器,我們也將這個乘加器組成一個PE,並藉由比較不同的dataflow設計不同的PE,藉此比較他們的優劣以及長處。


Sep 2020 - Jan 2021

學歷

Sep 2018 - Now

國立臺灣大學

電機工程學系

Sep 2015 - Jun 2018

台北市私立東山高級中學


技能

語言


  • Python
  • C++
  • Matlab
  • Verilog HDL
  • Quartus
  • Design Compiler
  • APR Tool (Innovus)

  • Chinese  Native
  • English  Professional
  • 多益金色證書(885分)
  • 托福 iBT 98
Powered By CakeResume