葉明樺

畢業於國立交通大學,具三次數位IC之下線經驗。

畢業後於聯發科技(Mediatek)擔任工程師,工作內容為混合訊號驗證。

個性開朗好相處,會利用閒暇時間補充專業知識,平時有閱讀習慣。


性別        :男 

出生日期:1994 / 06 / 24

連絡電話:0910-233-462

電子信箱 : [email protected]

服役狀況 : 役畢

Profile 04 00@2x

專長


擅長領域 

Analog circuit behavioral modeling

SerDes IP Verification

RF IP Verification

Power-Aware Verification

Cell-based design flow

Work-flow automation

Logic Design

Computer Architecture

DSP

FPGA


Language

Verilog

Verilog-AMS

SystemVerilog

Perl

Python

Shell script

C/C++


CAD tool

VCS (Synopsys)

Verdi (Synopsys)

Xcelium (Cadence)

QuestaSim (Seimens)



學歷

國立彰化師範大學, 工業教育與技術學系(電機專長), 2012.09~ 2016.06

國立交通大學, 光電系統研究所, 2016.09 ~ 2019.01

論文題目 : 應用於非侵入式光學血壓感測器之即時血壓演算法與數位晶片設計與實現

                   A Real-Time Algorithm for Non-invasive Cuffless Blood Pressure Optical Sensor in Digital IC
指導教授 : 趙昌博 

簡歷


碩士論文

開發商品化的即時光學血壓演算法平台,瞭解前端類比電路之LED Driver、TIA、PGA、Filter與ADC,應用數位訊號處理數位訊號,完成一個商品化的即時光學血壓演算法APP。


數位IC下線經驗

具一次U18製程與兩次T18製程之Cell-Based IC下線經驗,熟悉數位IC設計流程,包括RTL coding, logic sythesis, APR。在晶片回來且進行封裝後,使用FPGA完成驗證平台與測試,此外,也建立了VCD file對晶片進行ATE(Automatic Test Equipment)測試。


相關論文

MH Yeh, PCP Chao, RK Pandey,"A New On-Chip Real- Time Algorithm for Non-Invasive Culess Blood Pressure Estimation Using PPG Sensor", ASME ISPS2019-7475


 KNG Priyanka, PCP Chao, TY Tu, YH Kao, MH Yeh, "Estimating Blood Pressure via Artificial Neural Networks Based on Measured Photoplethysmography Waveforms", Microsystem Technologies.

工作內容 (Mixed-singal verification, 2019.12 ~ now)

1. 協助類比工程師完成Serdes電路(Channel pulse model, Filter, PLL, TX/RX circuit, CTLE, DFE..)之Verilog behavioral model,加速system-level驗證流程。

2. 調和類比與數位IC設計工程師上的認知差距,協助類比工程師開出符合需求的規格,並在Verilog Simulation出現問題時,找出bug並釐清問題原因。

3. 解決Verilog simulation 的long runtime問題,找出消耗最多資源的電路,進行規格修改,釋放工作站資源與simulator license。

4. 協助Chip top設計Low Power Design,幫助IP建立UPF file,進行Power-Aware simulatiom。

5.  使用script將工作流程自動化,減少人力資源浪費與人為出錯的機率,以及使用parser整理log並使資料視覺化。


Powered By CakeResume