Profile 00 00@2x

YU-XIAN, HONG 洪鈺弦

應徵職缺:數位IC設計相關
戶籍地:彰化,TW

:0920-655-310
:[email protected]


學歷

研究所 - 碩士,2020 年 9 月 - 2021 年 6 月

國立高雄科技大學(建工校區) - 電子工程研究所 資訊組 數位IC設計實驗室

National Kaohsiung University of Science and Technology, Department of Electronic Engineering

  • 畢業論文 - 一種有效率的雙邊濾波器之電路設計

  • 擔任 數位系統設計 助理講師,2021 年 4 月 - 2021 年 6 月
  • 擔任 數位系統設計 助教,2020 年 4 月 - 2020 年 6 月

大學,2016 年 9 月 - 2020 年 6 月

國立高雄科技大學(建工校區) - 電子工程系 資訊組 

National Kaohsiung University of Science and Technology, Department of Electronic Engineering

  • 擔任 桌球社 總務,2017 年 9 月 - 2018 年 6 月

高職,2013 年 9 月 - 2016 年 6 月

國立彰化師範大學附屬高級工業職業學校 - 電子科

The Affiliated Industrial Vocational High School of National Changhua University of Education


研究領域


數位IC設計、影像處理、FPGA設計、SoC、資料壓縮

技能


語言

Chinese

Taiwanese

English


程式語言

Verilog 

System Verilog

C / C++

python



開發工具

Modelsim / NC Verilog
QuartusII / ISE / Vivado / Design Compiler
IC Compiler / Innovus
Calibre
Visual Studio / Matlab

專業課程


研究所

數位IC設計、影像和視訊處理、深度學習之電腦視覺應用、資料壓縮與應用、嵌入式系統設計與應用、物聯網系統與應用、物聯網系統安全


大學

數位邏輯、數位系統設計、計算機結構、影像處理實務、數位系統設計實習、FPGA元件導論、作業系統、資料結構、視窗程式設計

自傳

      今年24歲,來自花壇,畢業於國立高雄科技大學(建工校區)電子工程研究所碩士,性格老實,與人相處融洽。在發現問題時,能及時處理、主動解決,或者向人虛心討教。在課餘時間曾擔任桌球社總務一職,從中學習到了一些利弊得失、收支平衡的觀念與負責任的態度。而寒暑假期間曾到"福盛製罐"擔任工讀生,從中學習到了上下級關係的拿捏,以及良好的工作態度

  1. 大學時期,就讀於國立高雄應用科技大學(現為國立高雄科技大學)電子工程系資訊組。在大一下學期時,因為修了連志原老師的"數位系統設計"而接觸到了硬體描述語言 - Verilog,興趣開始萌芽,且在大二上學期時,選修了朱紹儀老師的"數位系統設計實習"及謝慶發老師的"FPGA元件導論",從中得到了成就感,使本人走上了數位晶片設計相關領域的道路。在大四時,以"預研生"的身分,利用推甄錄取了本校電子工程研究所,並選擇進入連志原老師的數位IC設計實驗室,成為實驗室的一員,接受數位IC設計、影像處理等訓練,加強自身的專業能力。
  2. 研究所時期,除了選修本校影像和視訊處理等影像處理相關專業課程以外,也跨校至國立成功大學選修了陳培殷老師的"數位IC設計",提升自己在硬體描述語言方面的知識儲備及撰寫能力,熟悉完整的IC設計流程。還曾與實驗室成員一起參加了大學校院積體電路(IC)設計競賽 - 標準元件(Cell-Based)數位電路設計組,成功進入決賽並獲得了完成證明。在比賽期間,本人主要負責部分程式的撰寫及優化合成,順利地在時間截止前完成了整個電路設計,雖然並未在決賽上取得亮眼的成績,不過因而得到了寶貴的經驗,也相信此次經驗使本人在下次能做得更好。
      在大四至研究所期間,報名了不少TSRI台灣半導體研究中心的數位晶片設計課程來提升自身實力。課程包含基礎的電路合成、電路佈局及驗證,進階的System Verilog等,讓我對這領域有更深入的知識,不管是EDA軟體上的操作或者是撰寫晶片設計、驗證的技巧上都能熟能生巧。除此之外,還報名了TSRI台灣半導體研究中心所開設的"晶片設計實作課程 - Cell-Based 數位晶片設計與實作"課程,為期三週。不僅更加完整學習到數位晶片的設計、實作與量測所有流程,更是在課程結束時完成了專題設計並取得晶片的下線資格相信對未來職場上會有莫大的幫助。

培訓

晶片設計實作課程 - Cell-Based 數位晶片設計與實作,2021 年 8 月 16 日 - 2021 年 9 月 3 日

  • 主辦單位:TSRI台灣半導體研究中心 - 共計 105 小時

晶片設計課程 - System Verilog,2020 年 3 月 9 日 - 2020 年 3 月 11 日

  • 主辦單位:TSRI台灣半導體研究中心 - 共計 21 小時

晶片設計課程 - Edge AI Realization With NeuroPilot - MediaTek AI platform,2020 年 2 月 24 日

  • 主辦單位:TSRI台灣半導體研究中心 - 共計 7 小時

晶片設計課程 - Cell-Based IC Physical Design and Verification with Innovus,2020 年 1 月 20 日 - 2020 年 1 月 22 日

  • 主辦單位:TSRI台灣半導體研究中心 - 共計 21 小時

晶片設計課程 - Logic Synthesis with Design Compiler,2019 年 8 月 28 日 - 2019 年 8 月 30 日

  • 主辦單位:TSRI台灣半導體研究中心 - 共計 21 小時

競賽經歷

108學年度大學校院積體電路(IC)設計競賽,2020 年 8 月 

大學組 標準元件數位電路設計 完成證明
  • 主辦單位:教育部

108學年度大學校院積體電路(IC)設計競賽,2020 年 4 月 

大學組 標準元件數位電路設計 決賽證明
  • 主辦單位:教育部

108學年度畢業生實務競賽,2019 年 12 月 

資訊組 第三名
  • 主辦單位:國立高雄科技大學(建工校區) 電子工程系

碩士論文

論文題目:

      一種有效率的雙邊濾波器之電路設計

簡介:

      在現實生活中,影像時常會因為各種原因而產生雜訊,這些雜訊將會干擾到影像在應用時的效果,所以去除雜訊對於影像處理應用是一項相當重要的技術。但是要如何在去除雜訊的同時,不破壞影像之特徵為較為困難的問題。而在眾多去雜訊的技術中,雙邊濾波(bilateral filtering)是在影像處理領域中廣為人知的去雜訊技術。 雙邊濾波器的優點在於去除雜訊的同時,還能夠保留影像的邊緣細節,也因為這項性質,讓雙邊濾波器得以被應用於許多方面,而以其為基礎進行延伸的方法也不計其數。

      雙邊濾波器的運算複雜度極高,所以近年來有研究提出以硬體實作出雙邊濾波器,達到加速運算的效果。雖然這些方法可以有效提高速度,但在硬體電路成本上都尚有一些可以改善的空間。在本論文中,我們提出了一個有效率的雙邊濾波器的硬體架構。為了使硬體成本降低,我們使用資料路徑最佳化(data path optimization) 以及資源共享(resource sharing),並利用特殊方式來減少所需要的記憶體空間和硬體成本。此硬體架構是以Verilog硬體描述實作,並使用Xilinx ISE 14.7 WebPACK來合成。實驗結果顯示,和現有的文獻相比,我們的設計在不增加過多硬體成本的 同時,還能提升圖像品質,且在速度上除了達到即時處理的目標以外,還能夠有所提升。 

硬體架構:

Projects 01 00@2x

研究所成績單

Projects 01 00@2x

大學成績單

Projects 01 00@2x

培訓課程:晶片設計實作課程 - Cell-Based 數位晶片設計與實作


程式語言:Verilog 

軟體工具:NC Verilog、Design Compiler、IC Compoler、Calibre 

使用製程:Faraday U18 


課程專題:String Matching Engine


作品描述:

      將依序提供數個字串(後文以 String 表示)及關鍵字樣本(後文以 Pattern 表示),所設計之SME電路功能需能比對該 Pattern 是否包含在該 String 中,若有則回應比對(match)成功以及比對到的位置。


最高頻率:66.7MHz 

面積:Cell Area:208047、Layout Area:1499 um * 1499 um 

晶片包裝:包裝形式:40 S/B、包裝顆數:8 

佈局驗證:通過 Calibre DRC、LVS 驗證、通過 Qentry DRC、LVS 驗證


系統架構:


Projects 01 00@2x

榮譽證明 - 1

Projects 01 00@2x

榮譽證明 - 2

Projects 01 00@2x

榮譽證明 - 3

Projects 01 00@2x
Powered by CakeResumePowered by CakeResume