劉柏頡 6 years Digital Designer, mainly focus on FPGA(SNPS HAPS80/100) relative design and integrations. Familiar with Simulator(VCS/Xcelium) and FPGA Synthesis tools(SNPS Synplify & ProtoCompiler, Xilinx Vivado). Experienced in script languages, such as Makefile, TCL, Perl and Python. Experienced with EDA tools, such as SNPS SpyGlass and CDNS LEC. Experienced in building some automatic flows using Jenkins and Git. Supervisor Engineer 城市,[email protected] Skills Language SystemVerilog & Verilog C/C++ Python Makefile Perl TCL Tool Xilinx Vivado Synplify/ProtoCompiler Xcelium
SystemVerilog
Xilinx FPGA
Debugging
Empleado
・
Listo para la entrevista
A tiempo completo / Interesado en trabajar a distancia
統上。除此之外,亦負責開發網路閘道器(Router)自動化驗證軟體系統,以及WiFi RF性能估測軟體系統,此系統除台灣分公司使用之外,亦使用於以色列分公司。 學歷 逢甲大學 Feng Chia University 自動控制,程式設計技能 Communication C C++ C# CSS JavaScript HTML/CSS 語言 Chinese — 進階 English — 中階
Communication
C
C++
Desempleado
・
Listo para la entrevista
A tiempo completo / Interesado en trabajar a distancia
Más de 15 años
逢甲大學 Feng Chia University
・
自動控制, 程式設計
El plan de reclutamiento más ligero y eficaz
Busque currículums y tome la iniciativa de ponerse en contacto con los solicitantes de empleo para lograr una mayor eficacia en la contratación. La elección de cientos de empresas.
Examinar todos los resultados de la búsqueda
Acceso ilimitado para iniciar nuevas conversaciones
currículos accesibles sólo para empresas de pago
Ver dirección de correo electrónico y números de teléfono de los usuarios