CakeResume 找人才

进阶搜寻
On
4 到 6 年
6 到 10 年
10 到 15 年
15 年以上
Avatar of 林雨虹.
Avatar of 林雨虹.
品管∕品保工程師 @燁聯鋼鐵股份有限公司
2021 ~ 现在
化學工程師/品管工程師/研發工程師
超過一年
產品品質管制監控、分析儀器操作 企業資源規劃管理(ERP) MM物料管理(Material Management) 制定TWI(Training Within Industry) 工廠營運管制系統 MES(Manufacturing Execution System) X-WIN Cadence - Virtuoso Calibre - DRC、LVS 、LPE HSPICE、 Cscope 證照 基本創傷救命術(BLS) 初級救護技術員(EMT1) 細胞生物實驗室品質及安全管理師 產物保險業務員、 人身
原料及產品品質管制監控、分析儀器操作
企業資源規劃管理(ERP)
MM物料管理(Material Management)
全职 / 对远端工作有兴趣
6 到 10 年
國立高雄科技大學 National Kaohsiung University of Science and Technology
半導體工程

最轻量、快速的招募方案,数百家企业的选择

搜寻简历,主动联系求职者,提升招募效率。

  • 浏览所有搜寻结果
  • 每日可无限次数开启陌生对话
  • 搜尋僅開放付費企業檢視的简历
  • 检视使用者信箱 & 电话
搜寻技巧
1
Search a precise keyword combination
senior backend php
If the number of the search result is not enough, you can remove the less important keywords
2
Use quotes to search for an exact phrase
"business development"
3
Use the minus sign to eliminate results containing certain words
UI designer -UX
免费方案仅能搜寻公开简历。
升级至进阶方案,即可浏览所有搜寻结果(包含数万笔览仅在 CakeResume 平台上公开的简历)。

职场能力评价定义

专业技能
该领域中具备哪些专业能力(例如熟悉 SEO 操作,且会使用相关工具)。
问题解决能力
能洞察、分析问题,并拟定方案有效解决问题。
变通能力
遇到突发事件能冷静应对,并随时调整专案、客户、技术的相对优先序。
沟通能力
有效传达个人想法,且愿意倾听他人意见并给予反馈。
时间管理能力
了解工作项目的优先顺序,有效运用时间,准时完成工作内容。
团队合作能力
具有向心力与团队责任感,愿意倾听他人意见并主动沟通协调。
领导力
专注于团队发展,有效引领团队采取行动,达成共同目标。
超過一年
台灣新北市
专业背景
目前状态
就学中
求职阶段
专业
I&C 工程师
产业
制造
工作年资
小於 1 年
管理经历
技能
Cadence Virtuoso
Advanced Design System
EDA
语言能力
Chinese
母语或双语
English
中阶
求职偏好
希望获得的职位
RF工程師
预期工作模式
全职
期望的工作地点
台灣台北市, 台灣新北市, 台灣新竹縣
远端工作意愿
对远端工作有兴趣
接案服务
学历
学校
國立台灣師範大學
主修科系
電機工程學系
列印
Profile 00 00@2x

何泰廷

在碩班兩年時間,透過每次設計電路和下線來累積我對電路設計的了解。

0923-607-735
新北市,台灣

[email protected]

學歷

國立臺灣師範大學,2019 年 8月 - 至今

    電機工程學系 


指導教授/實驗室: 蔡政翰 博士/ 射頻微波積體電路實驗室 

碩士論文: 應用於第五代行動通訊之接收機設計

國立宜蘭大學,2015 年 8 月 - 2019 年 7 月

    電子工程學系

經歷

電子學實驗二 助教,2021 年 2 月 - 2021 年 6 月

協助教師授課後課堂Demo當週實驗,並提供解決學生課堂問題,課後批改作業。

射頻主動電路設計與量測實務,2021 年 2 月 - 2021 年 6 月

協助教師授課後課堂Demo實驗,並提供解決學生課堂問題,課後批改作業。

參與台灣半導體研究中心晶片設計課程,2021 年 3 月 17 日 

mmWave Active Electronically Scanned Array design with 3D EM 

電磁學 助教,2020 年 9 月 - 2021 年 1 月 

協助教師授課後解決同學課程相關問題,批改作業。

Sub-6GHz/mmW之共構多輸入輸出射頻模組課程推廣工作訪,2020 年 9 月 3 日 

參與教育部5G行動寬頻人才培育計畫(5G天線與射頻技術聯盟中心)

高階調變技術毫米波寬頻高鏡像抑制收發器研發,2020 年 6 月 - 2021 年 9 月

參與實驗室計畫研究降頻器之高鏡像訊號抑制接收器

電子學實驗二 助教,2020 年 2 月 - 2020 年 6 月 

協助教師授課後課堂Demo當週實驗,並提供解決學生課堂問題,課後批改作業。

技能

Cadence Virtuoso, Advanced Design System, Sonnet, EDA

相關修習課程

射頻與微波積體電路,多輸入多輸出通訊傳收機設計與實作,射頻主動電路設計與量測實務

設計和下線經驗

28GHz Two Stage Low Noise Amplifier using 0.18-um CMOS process


28GHz Up Conversion using 90-nm CMOS process


38GHz Two Stage Power Amplifier using 65-nm CMOS process


• 28GHz Down Conversion using 65-nm CMOS process(碩論電路)


28GHz Receiver using 65-nm CMOS process(碩論電路)


28GHz Down Convertion using 0.18-um CMOS process


28GHz Two Stage Low Noise Amplifier using 65-nm CMOS process


38GHz Variable Gain Amplifier with BandGap using 65-nm CMOS process


3GHz Variable Gain Amplifier using 65-nm CMOS process(碩論電路)


28GHz Two Stage Low Noise Amplifier using 0.18-um CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x

・28GHz Down Conversion using 0.18-um CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x

・28GHz Up Converter using 90-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
28GHz Two Stage Low Noise Amplifier using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
38GHz Two Stage Power Amplifier using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
38GHz Variable Gain Amplifier with BandGap using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
28GHz Down Conversion using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x
3GHz Variable Gain Amplifier using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
28GHz Receiver using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x

證照


工業電子丙級,AMA先進為控制器應用認證

简历
个人档案
Profile 00 00@2x

何泰廷

在碩班兩年時間,透過每次設計電路和下線來累積我對電路設計的了解。

0923-607-735
新北市,台灣

[email protected]

學歷

國立臺灣師範大學,2019 年 8月 - 至今

    電機工程學系 


指導教授/實驗室: 蔡政翰 博士/ 射頻微波積體電路實驗室 

碩士論文: 應用於第五代行動通訊之接收機設計

國立宜蘭大學,2015 年 8 月 - 2019 年 7 月

    電子工程學系

經歷

電子學實驗二 助教,2021 年 2 月 - 2021 年 6 月

協助教師授課後課堂Demo當週實驗,並提供解決學生課堂問題,課後批改作業。

射頻主動電路設計與量測實務,2021 年 2 月 - 2021 年 6 月

協助教師授課後課堂Demo實驗,並提供解決學生課堂問題,課後批改作業。

參與台灣半導體研究中心晶片設計課程,2021 年 3 月 17 日 

mmWave Active Electronically Scanned Array design with 3D EM 

電磁學 助教,2020 年 9 月 - 2021 年 1 月 

協助教師授課後解決同學課程相關問題,批改作業。

Sub-6GHz/mmW之共構多輸入輸出射頻模組課程推廣工作訪,2020 年 9 月 3 日 

參與教育部5G行動寬頻人才培育計畫(5G天線與射頻技術聯盟中心)

高階調變技術毫米波寬頻高鏡像抑制收發器研發,2020 年 6 月 - 2021 年 9 月

參與實驗室計畫研究降頻器之高鏡像訊號抑制接收器

電子學實驗二 助教,2020 年 2 月 - 2020 年 6 月 

協助教師授課後課堂Demo當週實驗,並提供解決學生課堂問題,課後批改作業。

技能

Cadence Virtuoso, Advanced Design System, Sonnet, EDA

相關修習課程

射頻與微波積體電路,多輸入多輸出通訊傳收機設計與實作,射頻主動電路設計與量測實務

設計和下線經驗

28GHz Two Stage Low Noise Amplifier using 0.18-um CMOS process


28GHz Up Conversion using 90-nm CMOS process


38GHz Two Stage Power Amplifier using 65-nm CMOS process


• 28GHz Down Conversion using 65-nm CMOS process(碩論電路)


28GHz Receiver using 65-nm CMOS process(碩論電路)


28GHz Down Convertion using 0.18-um CMOS process


28GHz Two Stage Low Noise Amplifier using 65-nm CMOS process


38GHz Variable Gain Amplifier with BandGap using 65-nm CMOS process


3GHz Variable Gain Amplifier using 65-nm CMOS process(碩論電路)


28GHz Two Stage Low Noise Amplifier using 0.18-um CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x

・28GHz Down Conversion using 0.18-um CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x

・28GHz Up Converter using 90-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
28GHz Two Stage Low Noise Amplifier using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
38GHz Two Stage Power Amplifier using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
38GHz Variable Gain Amplifier with BandGap using 65-nm CMOS process

Paragraph image 06 00@2x
Paragraph image 06 01@2x
28GHz Down Conversion using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x
3GHz Variable Gain Amplifier using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
28GHz Receiver using 65-nm CMOS process(碩論電路)

Paragraph image 06 00@2x
Paragraph image 06 01@2x
Paragraph image 06 02@2x
Paragraph image 06 00@2x

證照


工業電子丙級,AMA先進為控制器應用認證