Avatar of 任威竹.
任威竹
高級工程師
個人檔案
職場能力評價0

貼文
19個聯絡人
列印
Avatar of the user.

任威竹

高級工程師
面對數位IC設計這項工作,能夠將遇到的問題進行有邏輯性的分析及處理,釐清問題的本質,並且尋找相關的資源,讓問題能夠快速且正確的被解決。 在工作的過程中,我很享受與同伴一起解決問題的過程,互相提出的想法,經過討論後所選出的答案,最後將問題完美的消化掉,這會讓我進步的更加快速,並且會激發出更多的想法。 本身很喜歡運動,所以下班或是空閑之餘都會去打排球或是上健身房運動,一方面可以讓心理層面放鬆,另一方面也會讓身體與大腦比較靈活,在工作效率上也會有所提升
Logo of the organization.
Altek 華晶科技
Logo of the organization.
國立台灣海洋大學 (NTOU)
台灣新竹縣寶山鄉寶山

職場能力評價

專業背景

  • 目前狀態
    就職中
  • 專業
    數位 IC 設計工程師
  • 產業
    人工智慧 / 機器學習
    半導體
    硬體
  • 工作年資
    2 到 4 年 (2 到 4 年相關工作經驗)
  • 管理經歷
  • 技能
    Verilog HDL
    Perl Script
    Shell Script
    SystemVerilog
  • 語言能力
    English
    初階
  • 最高學歷
    碩士

求職偏好

  • 預期工作模式
    全職
    對遠端工作有興趣
  • 希望獲得的職位
    數位IC設計工程師
  • 期望的工作地點
    台灣新竹市新竹
  • 接案服務
    不提供接案服務

工作經驗

Logo of the organization.

數位IC設計工程師

2021年11月 - 現在
原部門主要工作內容為 SOC integration 以及 AI algorithm implementation 目前部門併入ISP部門,工作漸漸轉向與ISP相關。 Project 1: 1. Integrated MJPEG IP (C&M) 2. Analyze AXI to BVCI circuits 3. Study USB VIP (Cadence) 4. Simulation: USB PYH(DPDM) + Controller(UTMI) 5. Study USB Controller 6. Power analysis Project 2: 1. Maintain ABC (Auto Bad Pixel Correction) module - Build a simulation environment - Modify line buffer size - Remove ZIGZAG function 2. Maintain RDN (Raw Denoise) module - Build a simulation environment - Modify line buffer size - Remove ZIGZAG function 3. GTE(Geometric Transformation Engine) architecture implementation - RTL coding - Simulation Maintain IP: 1. OCRAM (AXI, BVCI) 2. PE Array (PSUM buffer) 3. CPU(ARC5) boot flow Auto gen tool: 1. OCRAM 2. ARB bus 3. memory compiler (TSMC 22nm : ROM, SRAM, RF) 4. memory wrap (SRAM) EDA Tools: VCS, Verdi, Sypglass( Lint, Power), Design compiler, Code coverage
Logo of the organization.

數位IC設計工程師

2020年4月 - 2021年10月
1 年 7 個月
部門主為 TV driver team 維護IP: 1. Memory controller (EEPROM, EFUSE, OTP) 2. Data order (LVDS, mini-LVDS) 驗證: 1. Protocol (I2C, SPI) 2. Driver IC 部分功能驗證 3. Co-sim (I2C, SPI, EEPROM) Other: 1. 分析 Firmware code (Assembly) EDA Tools: VCS, Verdi, Sypglass( Lint, Power), Design compiler, XA, Hspice

學歷

Logo of the organization.
Master’s Degree
資訊工程
2017 - 2020
社團活動
系排
簡介
畢業論文: 工業型的印表機控制系統 1. 與業界合作開發,負責FPGA的硬體架構部分,利用硬體電路同 步工作的特性,解決使用MCU控制的原系統,在噴印時所造成的歪斜情形。 2. 透過高精密的位移計算,讓噴印的誤差值趨近於0(0.00285%) 3. 使用FPGA與PC建構測試環境 實驗室: Microchip PIC 8bits MCU (PIC18F26) 1. 使用Verilog撰寫PIC 8bits MCU架構,相符於原廠PIC16F1826指令集。 2. 使用Modelsim、FPGA進行燒錄驗證功能。 3. 透過CIC提供的環境,進行Tape-out流程。 4. 使用FPGA搭建驗證環境。 合作計畫: 1. 協助國研院台灣半導體研究中心,將太空計畫部分數位電路進行T13 製程的APR。 2. 協助國家奈米元件實驗室,製作幾顆測試製程的IC 。 2.1. 基本邏輯閘(AND, XOR, DFF, Three-state logic, Adder, Multiplier …… ) (100 PIN) 2.2. SRAM IP(100 PIN) 2.3. RISC MCU(100 PIN)
Logo of the organization.
Bachelor’s Degree
電子工程
2013 - 2017
社團活動
排球隊